[ keyword: FPGA ]
Lattice,3.2GbpsのSerDesを4~16個搭載するFPGAファミリを発売
ニュース 2009年2月24日
米国Lattice Semiconductor社は,最大3.2GbpsのSerDesを搭載するFPGAファミリを発売した.プログラム素子はSRAMセルである.LatticeECP3は,約17,000~149,000個の4入力LUT(ルックアップ・テーブル),30~372個の18Kビット・メモリ・ブロック,最大で3.2Gbpsの信号伝送に対応する4~16個のSerDesブロック,2~10個のアナログ PLL(Phase-locked Loop),2個のDLL(Delay-locked Loop)などを持つ.
高速シリアル・トランシーバ(SerDesブロック)は,PCI ExpressやギガビットEthernet,XAUI,Serial RapidIOなどの規格に対応する.3.2Gbps通信時のトランシーバ部の消費電力は,1チャネル当たり90mW.I/O数は最大586本.800MbpsのDDR3メモリ・インターフェースにも対応する.
電源電圧は,コア電圧が1.2V,I/O電圧が1.2~3.3V.LUT数が67,000の「LatticeECP3-70」と92,000の「LatticeECP3-95」はすでに出荷を開始している.それ以外の品種の出荷は2009年後半までに開始する.
開発には,同社のFPGA設計ツールである「ispLEVER7.2 SP1」を利用できる.
[写真1] LatticeECP3の外観
[表1] LatticeECP3の概要
型名
ECP3-17
ECP3-35
ECP3-70
ECP3-95
ECP3-150
ルックアップ・
テーブル数17K
33K
67K
92K
149K
18Kビット・メモリ・ブロック数
30
72
240
240
372
18ビット×18ビット乗算器数
24
64
128
128
320
PLL/DLL数
2/2
4/2
10/2
10/2
10/2
最大ユーザI/O数
222
310
490
490
586
最大SerDes数
4
4
12
12
16
パッケージ
256ピンFBGA,
484ピンFBGA256ピンFBGA,
484ピンFBGA,
672ピンFBGA484ピンFBGA,
672ピンFBGA,
1156ピンFBGA484ピンFBGA,
672ピンFBGA,
1156ピンFBGA672ピンFBGA,
1156ピンFBGA
■価格 |
■連絡先 |