[ keyword: LSI ]

Altera,Stratix IIファミリに対応したストラクチャードASICを発売

 米国Altera社は,Stratix IIファミリに対応したストラクチャードASIC「HardCopy II」を発売した.100万~220万ASICゲート規模の5品種を用意する.

 HardCopy IIは,同社のFPGAファミリである「Stratix II」と同等のハード・マクロ(PLLやメモリ,I/Oバッファなど)を持ち,ピン互換性がある.プログラマブルな回路を削除し,新たなアーキテクチャを採用することでダイ・サイズを縮小し,低コスト化を図った.HardCopy IIは,FPGAより小さな粒度のセル(HCellマクロ・ライブラリ)を敷き詰めた構造を取る.これにより,Stratix IIよりダイ面積を85%縮小できたという.Stratix IIは,ALM(Adaptive Logic Module)と呼ばれる比較的大きな基本論理ブロックで構成されている.

 HardCopy IIの製造には,Stratix II向けのネットリストをそのまま使用する.この際,ALMの内部で実際に使用されている論理機能のみをHCellにマッピングしていく.HCellには,組み合わせ論理マクロ,アダー・マクロ,レジスタ・マクロ,DSPマクロがある.異なるターゲット・アーキテクチャへマッピングすることになるのでタイミング仕様は変わるが,FPGAと同一のネット構造では内部遅延時間が短くなるだけなので,完全同期式設計の回路の場合,ほとんど問題なく移行できるという.また,未使用のHCellの電源の供給を止めることにより,消費電力を抑えることもできる.

 設計には,2005年第2四半期に提供開始予定のQuartus II バージョン5を使用する.設計データをHardCopyデザイン・センタに渡してから8~10週間でHardCopy IIによるプロトタイプ品が出荷される.

[表1] HardCopy IIの概要

型名 HC210W HC210 HC220 HC230 HC240
ASICゲート数 100万 100万 160万 220万 220万
DSPブロック
追加ゲート数
0 0 30万 70万 140万
内蔵メモリ
(ビット)
880K 880K 3M 6.3M 8.8M
PLL数 4 4 4 8 12
最大ユーザI/O数 300(暫定) 334 494 689 951
パッケージ
(BGA)
484ピン
(ワイヤ・
ボンド)
484ピン 672ピン
780ピン
1020ピン 1020ピン
1508ピン
プロトタイプ用
Stratix II
EP2S30
EP2S60
EP2S90
EP2S30
EP2S60
EP2S90
EP2S60
EP2S90
EP2S130
EP2S90
EP2S130
EP2S180
EP2S180

■価格
15ドル(HC210,10万個購入時の単価)
225,000ドル(開発費)

■連絡先
日本アルテラ株式会社
URL: http://www.altera.co.jp/

組み込みキャッチアップ

お知らせ 一覧を見る

電子書籍の最新刊! FPGAマガジン No.12『ARMコアFPGA×Linux初体験』好評発売中

FPGAマガジン No.11『性能UP! アルゴリズム×手仕上げHDL』好評発売中! PDF版もあります

PICK UP用語

EV(電気自動車)

関連記事

EnOcean

関連記事

Android

関連記事

ニュース 一覧を見る
Tech Villageブログ

渡辺のぼるのロボコン・プロモータ日記

2年ぶりのブログ更新w

2016年10月 9日

Hamana Project

Hamana-8最終打ち上げ報告(その2)

2012年6月26日