[ keyword: LSI ]
Altera,Stratix IIファミリに対応したストラクチャードASICを発売
ニュース 2005年1月25日
米国Altera社は,Stratix IIファミリに対応したストラクチャードASIC「HardCopy II」を発売した.100万~220万ASICゲート規模の5品種を用意する.
HardCopy IIは,同社のFPGAファミリである「Stratix II」と同等のハード・マクロ(PLLやメモリ,I/Oバッファなど)を持ち,ピン互換性がある.プログラマブルな回路を削除し,新たなアーキテクチャを採用することでダイ・サイズを縮小し,低コスト化を図った.HardCopy IIは,FPGAより小さな粒度のセル(HCellマクロ・ライブラリ)を敷き詰めた構造を取る.これにより,Stratix IIよりダイ面積を85%縮小できたという.Stratix IIは,ALM(Adaptive Logic Module)と呼ばれる比較的大きな基本論理ブロックで構成されている.
HardCopy IIの製造には,Stratix II向けのネットリストをそのまま使用する.この際,ALMの内部で実際に使用されている論理機能のみをHCellにマッピングしていく.HCellには,組み合わせ論理マクロ,アダー・マクロ,レジスタ・マクロ,DSPマクロがある.異なるターゲット・アーキテクチャへマッピングすることになるのでタイミング仕様は変わるが,FPGAと同一のネット構造では内部遅延時間が短くなるだけなので,完全同期式設計の回路の場合,ほとんど問題なく移行できるという.また,未使用のHCellの電源の供給を止めることにより,消費電力を抑えることもできる.
設計には,2005年第2四半期に提供開始予定のQuartus II バージョン5を使用する.設計データをHardCopyデザイン・センタに渡してから8~10週間でHardCopy IIによるプロトタイプ品が出荷される.
[表1] HardCopy IIの概要
型名
HC210W
HC210
HC220
HC230
HC240
ASICゲート数
100万
100万
160万
220万
220万
DSPブロック
追加ゲート数0
0
30万
70万
140万
内蔵メモリ
(ビット)880K
880K
3M
6.3M
8.8M
PLL数
4
4
4
8
12
最大ユーザI/O数
300(暫定)
334
494
689
951
パッケージ
(BGA)
484ピン
(ワイヤ・
ボンド)484ピン
672ピン
780ピン1020ピン
1020ピン
1508ピン
プロトタイプ用
Stratix IIEP2S30
EP2S60
EP2S90EP2S30
EP2S60
EP2S90EP2S60
EP2S90
EP2S130EP2S90
EP2S130
EP2S180EP2S180
■価格 |
■連絡先 |