MIPS Technologies,40nmプロセスに対応したHDMI Ver.1.3のインターフェースIPコアを発売
 米国MIPS Technologies社は,40nmプロセスに対応したHDMI(High-Definition Multimedia Interface) Ver.1.3のインターフェースIPコアを発売した.HDMIコントローラと物理層(PHY)の回路から成る.ビデオ・カメラやデジタル・カメラ,携帯型メディア・プレーヤ,携帯端末などのモバイル機器向けLSIへの搭載を想定している.

 本IPコアのコントローラは,ビデオ・インターフェースやオーディオ・インターフェースを備える.また,システム・バスも用意する.オプションとして,コンテンツの不正コピーを防ぐ著作権保護技術HDCP(High-bandwidth Digital Content Protection)に対応した暗号化エンジンを追加できる.

 本IPコアのPHY部分については,40nmプロセスを採用してトランジスタ電圧を1.8Vに抑えた結果,HDMI Ver.1.3(2.5Gbps)転送時の消費電力を60mWに抑えた.また,アナログ部分については,LSIに組み込んだあとに再プログラムし,特性の調整が行えるという.

 併せて,同社は45nmプロセスに対応したHDMI Ver.1.3の受信機IPコアを発表した.同社は65nmプロセス向けの同機能のIPコアを,ディジタル・テレビ,DVD機器,セットトップ・ボックス(STB)向けに発売している.本IPコアは,オランダNXP Semiconductors社のTV550プラットホームに搭載される.

■価格
下記に問い合わせ

■連絡先
ミップス・テクノロジーズ
TEL:03-5733-9541

(c)2009 CQ出版